Arteris推出全新Magillem Packaging解决方案应对IP模块与芯粒的硅设计复用挑战

内容摘要本文引用地址:致力于加速系统级芯片 (SoC) 开发的领先系统 IP 提供商 Arteris 公司近日宣布推出 Magillem Packaging,这款全新软件产品旨在简化和加速从 AI数据中心到边缘设备等各种先进芯片的构建流程。随着芯片

联系电话:400-962-3929

本文引用地址:

致力于加速系统级芯片 (SoC) 开发的领先系统 IP 提供商 Arteris 公司近日宣布推出 Magillem Packaging,这款全新软件产品旨在简化和加速从 AI数据中心到边缘设备等各种先进芯片的构建流程。

随着芯片设计中组件数量激增、性能要求日益严苛且开发周期不断压缩,Magillem Packaging解决方案通过自动化设计流程中最耗时的环节——现有技术的组装与复用,助力工程团队更快速高效地开展工作。

  硅IP模块数量激增、AI算力持续扩展、子系统IP规模扩大以及芯粒技术迅猛发展,这些因素共同推动半导体设计面临前所未有的集成挑战, Arteris总裁兼首席执行官K. Charles Janac表示, Magillem Packaging解决方案能有效简化这种复杂性,通过自动化IP就绪与组装流程来提升生产效率,帮助我们的合作伙伴和客户更快交付先进技术。

Magillem Packaging解决方案支持IP团队快速可靠地封装并准备数百甚至数千个组件,这些组件可集成至单个芯粒或芯片设计中,包括全新、现有或第三方IP模块。该产品基于最新版IEEE 1865(IP-XACT)标准,可与行业工具及硅IP无缝协作,在帮助企业应对日益增长的设计需求的同时,减少代价高昂的错误和延误。

Arteris Magillem Packaging解决方案的核心功能:

●   IP复用-基于经过验证的方法学,以可复用格式对IP、子系统和芯粒进行完整封装,涵盖配置、实现与验证环节,支持增量式及完整封装流程。

●   构建即合规-无需预先掌握IP-XACT专业知识即可自动生成符合IEEE 1685-2022标准的封装,通过内置Magillem检查套件确保标准合规性与数据一致性。

 ●   可扩展自动化-为新旧IP模块提供全自动封装生成能力,兼容IEEE 1685标准的2009和2014历史版本,配备直观图形编辑器实现IP模块描述的快速查看与编辑。

这款新软件基于Arteris经过验证的设计自动化方法打造,是对其已被全球众多顶尖半导体公司采用的产品套件的有力补充。

“Andes Technology凭借全面的RISC-V处理器IP系列和定制化工具获得业界认可,这些解决方案帮助客户轻松实现SoC设计的差异化,”Andes Technology Corporation业务开发与营销总监Marc Evans表示,“最新的IP-XACT 2022标准支持结构化自动化,优化IP封装与集成。Magillem Packaging与Andes简化工作流程的承诺相辅相成,助力更快速、更可靠的SoC开发。”

“MIPS Atlas系列专为自主系统、工业及嵌入式AI应用中的高效计算而设计,这些领域对快速集成和设计复用至关重要,”MIPS IP业务部副总裁兼总经理Drew Barbier指出,“Arteris Magillem Packaging通过自动化生成符合IP-XACT 2022标准的封装,并支持行业标准,契合客户加速SoC开发的需求。我们携手助力客户简化IP集成、降低设计复杂度,并更快地将创新芯片推向市场。”

 
举报 收藏 打赏 评论 0
今日推荐
浙ICP备19001410号-1

免责声明

本网站(以下简称“本站”)提供的内容来源于互联网收集或转载,仅供用户参考,不代表本站立场。本站不对内容的准确性、真实性或合法性承担责任。我们致力于保护知识产权,尊重所有合法权益,但由于互联网内容的开放性,本站无法核实所有资料,请用户自行判断其可靠性。

如您认为本站内容侵犯您的合法权益,请通过电子邮件与我们联系:675867094@qq.com。请提供相关证明材料,以便核实处理。收到投诉后,我们将尽快审查并在必要时采取适当措施(包括但不限于删除侵权内容)。本站内容均为互联网整理汇编,观点仅供参考,本站不承担任何责任。请谨慎决策,如发现涉嫌侵权或违法内容,请及时联系我们,核实后本站将立即处理。感谢您的理解与配合。

合作联系方式

如有合作或其他相关事宜,欢迎通过以下方式与我们联系: